Đề thi, bài tập trắc nghiệm online Kiến trúc máy tínhĐề 6 – Bài tập, đề thi trắc nghiệm online Kiến trúc máy tính Đăng vào 2 Tháng 5, 2026 bởi admin Đề 6 – Bài tập, đề thi trắc nghiệm online Kiến trúc máy tính Đề 6 – Bài tập, đề thi trắc nghiệm online Kiến trúc máy tính Số câu30Quiz ID15796 Làm bài Câu 1 1. Trong kiến trúc Von Neumann, dữ liệu và lệnh được lưu trữ ở đâu? A A. Trong các thanh ghi riêng biệt B B. Trong bộ nhớ chung C C. Trong bộ nhớ cache D D. Trong các thiết bị ngoại vi Câu 2 2. Superscalar processor (Bộ xử lý siêu vô hướng) là loại CPU có khả năng gì? A A. Chỉ thực thi một lệnh tại một thời điểm B B. Thực thi nhiều lệnh độc lập hoàn toàn trong cùng một chu kỳ xung nhịp C C. Chỉ xử lý các số nguyên D D. Có tốc độ xung nhịp rất thấp Câu 3 3. Trong kiến trúc máy tính, 'Latency′ (Độ trễ) đề cập đến điều gì? A A. Số lượng dữ liệu được truyền trong một đơn vị thời gian B B. Thời gian cần thiết để hoàn thành một tác vụ hoặc truy cập một mục dữ liệu cụ thể C C. Số lượng lỗi xảy ra trong quá trình truyền dữ liệu D D. Khả năng chịu lỗi của hệ thống Câu 4 4. Tập lệnh (Instruction Set) của một CPU là gì? A A. Bộ sưu tập các chương trình ứng dụng B B. Tập hợp tất cả các lệnh mà CPU có thể hiểu và thực thi C C. Các đường dẫn kết nối giữa CPU và bộ nhớ D D. Ngôn ngữ lập trình được sử dụng để viết hệ điều hành Câu 5 5. Chế độ định địa chỉ (Addressing Mode) trong tập lệnh là gì? A A. Cách CPU giao tiếp với các thiết bị I∕O B B. Cách mà địa chỉ của toán hạng được chỉ định trong một lệnh C C. Cách dữ liệu được truyền qua bus D D. Cách CPU quản lý các ngắt Câu 6 6. Khái niệm 'Thoroughput′ (Thông lượng) trong kiến trúc máy tính đo lường điều gì? A A. Thời gian thực hiện một lệnh duy nhất B B. Tổng số lệnh hoặc tác vụ được hoàn thành trong một đơn vị thời gian C C. Tốc độ truy cập bộ nhớ D D. Số lượng bóng bán dẫn trên chip Câu 7 7. Bộ nhớ ROM (Read-Only Memory) khác bộ nhớ RAM (Random Access Memory) chủ yếu ở điểm nào? A A. ROM có tốc độ truy cập nhanh hơn RAM B B. ROM là bộ nhớ khả biến (volatile), RAM là bất khả biến (non-volatile) C C. ROM giữ nội dung khi mất điện, RAM mất nội dung khi mất điện D D. ROM có dung lượng lớn hơn RAM Câu 8 8. Sự khác biệt chính giữa bộ nhớ tĩnh (SRAM) và bộ nhớ động (DRAM) là gì? A A. SRAM cần làm mới định kỳ, DRAM không cần B B. SRAM nhanh hơn và đắt hơn DRAM, thường dùng cho cache C C. DRAM giữ dữ liệu khi mất điện, SRAM không D D. DRAM có dung lượng nhỏ hơn SRAM Câu 9 9. Nếu một hệ thống có bus địa chỉ 32 bit, dung lượng bộ nhớ tối đa mà CPU có thể trực tiếp định địa chỉ là bao nhiêu? A A. 2³2 byte B B. 32 byte C C. 2³1 byte D D. 4 gigabyte (GB) Câu 10 10. Điều gì xảy ra khi CPU gặp phải một Cache Miss (trượt cache)? A A. Dữ liệu được tìm thấy trong thanh ghi B B. CPU phải lấy dữ liệu từ bộ nhớ chính hoặc cấp bộ nhớ chậm hơn C C. Lệnh hiện tại bị hủy bỏ D D. Dữ liệu được ghi trực tiếp vào ổ cứng Câu 11 11. Pipelining (Kiến trúc đường ống) trong CPU giúp cải thiện hiệu suất bằng cách nào? A A. Tăng tốc độ xung nhịp B B. Giảm số lượng bóng bán dẫn C C. Thực thi nhiều giai đoạn của các lệnh khác nhau đồng thời D D. Sử dụng bộ nhớ cache lớn hơn Câu 12 12. Write buffer (Bộ đệm ghi) trong hệ thống bộ nhớ được sử dụng để làm gì? A A. Lưu trữ các lệnh chờ giải mã B B. Tạm thời giữ dữ liệu đang được ghi vào bộ nhớ chính hoặc cấp bộ nhớ chậm hơn, cho phép CPU tiếp tục xử lý mà không phải chờ đợi C C. Lưu trữ các địa chỉ bộ nhớ D D. Thực hiện các phép toán logic Câu 13 13. Parity bit (bit chẵn lẻ) được sử dụng chủ yếu để làm gì trong truyền dữ liệu? A A. Tăng tốc độ truyền B B. Kiểm tra và phát hiện lỗi đơn bit C C. Mã hóa dữ liệu D D. Nén dữ liệu Câu 14 14. Multiprocessing (đa xử lý) là gì? A A. Thực thi nhiều chương trình cùng lúc trên một CPU B B. Sử dụng nhiều CPU (hoặc lõi CPU) để thực thi các tác vụ đồng thời C C. Sử dụng kỹ thuật pipelining D D. Lưu trữ dữ liệu trên nhiều đĩa cứng Câu 15 15. Thành phần nào của CPU chịu trách nhiệm thực hiện các phép tính số học và logic? A A. Control Unit (CU) B B. Arithmetic Logic Unit (ALU) C C. Registers D D. Cache Memory Câu 16 16. Vai trò của bộ giải mã lệnh (Instruction Decoder) trong chu kỳ lệnh là gì? A A. Lấy lệnh từ bộ nhớ B B. Xác định thao tác cần thực hiện và các toán hạng của lệnh C C. Thực hiện phép tính số học D D. Lưu kết quả vào bộ nhớ Câu 17 17. Chu kỳ lệnh (Instruction Cycle) bao gồm các giai đoạn chính nào? A A. Fetch, Decode, Execute B B. Input, Process, Output C C. Read, Write, Erase D D. Load, Store, Compute Câu 18 18. Mục đích chính của bộ điều khiển I∕O (I∕O Controller) là gì? A A. Thực hiện các phép tính logic B B. Quản lý và đồng bộ hóa việc truyền dữ liệu giữa CPU∕bộ nhớ và thiết bị ngoại vi C C. Lưu trữ các chương trình hệ thống D D. Tăng tốc độ xử lý của CPU Câu 19 19. Ưu điểm chính của kiến trúc tập lệnh RISC (Reduced Instruction Set Computing) so với CISC (Complex Instruction Set Computing) là gì? A A. Mỗi lệnh có thể thực hiện nhiều thao tác phức tạp B B. Tập lệnh đơn giản hơn, cho phép thực thi lệnh nhanh hơn và thiết kế chip hiệu quả hơn C C. Yêu cầu ít thanh ghi hơn D D. Hỗ trợ nhiều chế độ định địa chỉ phức tạp hơn Câu 20 20. Đơn vị nào chịu trách nhiệm quản lý luồng dữ liệu và tín hiệu điều khiển giữa CPU, bộ nhớ và các thiết bị I∕O? A A. ALU B B. Control Unit (CU) C C. Registers D D. Cache Memory Câu 21 21. Mục đích của việc sử dụng nhiều cấp bộ nhớ cache (L1, L2, L3) là gì? A A. Giảm tổng dung lượng bộ nhớ B B. Tăng tốc độ truy cập dữ liệu bằng cách tạo ra phân cấp bộ nhớ với tốc độ và dung lượng khác nhau C C. Chỉ để lưu trữ dữ liệu hướng dẫn (instruction data) D D. Giảm tiêu thụ năng lượng của CPU Câu 22 22. Write-through và Write-back là các chiến lược liên quan đến hoạt động nào của bộ nhớ cache? A A. Chiến lược thay thế khối (Replacement Policy) B B. Chiến lược ghi (Write Policy) C C. Chiến lược nạp (Fetch Policy) D D. Chiến lược ánh xạ (Mapping Policy) Câu 23 23. Kiến trúc Harvard khác kiến trúc Von Neumann ở điểm cơ bản nào? A A. Sử dụng bộ nhớ cache B B. Có các bus và không gian bộ nhớ riêng biệt cho lệnh và dữ liệu C C. Hỗ trợ xử lý song song D D. Sử dụng tập lệnh RISC Câu 24 24. DMA (Direct Memory Access) là kỹ thuật gì? A A. CPU truy cập trực tiếp vào các thiết bị ngoại vi B B. Thiết bị ngoại vi truyền dữ liệu trực tiếp đến∕từ bộ nhớ chính mà không cần qua CPU C C. CPU truy cập trực tiếp vào bộ nhớ ROM D D. Kỹ thuật tăng tốc độ xung nhịp CPU Câu 25 25. Thanh ghi (Register) trong CPU có chức năng gì? A A. Lưu trữ dữ liệu lâu dài B B. Lưu trữ các lệnh chờ xử lý C C. Lưu trữ tạm thời dữ liệu và địa chỉ được CPU sử dụng nhanh chóng D D. Kết nối các thiết bị ngoại vi Câu 26 26. Trong kiến trúc phân cấp bộ nhớ, nguyên tắc 'locality of reference′ (tính cục bộ tham chiếu) nói về điều gì? A A. Dữ liệu được truy cập ngẫu nhiên trong bộ nhớ B B. Các chương trình có xu hướng truy cập dữ liệu và lệnh ở gần nhau trong không gian hoặc thời gian C C. Chỉ có một chương trình được thực thi tại một thời điểm D D. Bộ nhớ chỉ lưu trữ dữ liệu số Câu 27 27. Bus dữ liệu (Data Bus) có chức năng gì trong hệ thống máy tính? A A. Truyền địa chỉ bộ nhớ B B. Truyền tín hiệu điều khiển C C. Truyền dữ liệu giữa các thành phần D D. Cung cấp nguồn điện Câu 28 28. Loại bộ nhớ nào có tốc độ truy cập nhanh nhất và được sử dụng để lưu trữ dữ liệu và lệnh đang được CPU xử lý tích cực? A A. Bộ nhớ chính (RAM) B B. Bộ nhớ cache C C. Bộ nhớ thứ cấp (ổ cứng) D D. Bộ nhớ ROM Câu 29 29. Interrupt (Ngắt) là gì trong kiến trúc máy tính? A A. Một lỗi trong chương trình B B. Một tín hiệu tạm dừng thực thi chương trình hiện tại để CPU xử lý một sự kiện khẩn cấp hoặc quan trọng khác C C. Một loại lệnh đặc biệt D D. Bộ nhớ cache bị đầy Câu 30 30. Trong phân cấp bộ nhớ, bộ nhớ nào thường có chi phí trên mỗi bit cao nhất? A A. Bộ nhớ thứ cấp (ổ cứng) B B. Bộ nhớ chính (RAM) C C. Bộ nhớ cache cấp 1 (L1 Cache) D D. Bộ nhớ đám mây Đề 5 – Bài tập, đề thi trắc nghiệm online Dược lý Đề 15 – Bài tập, đề thi trắc nghiệm online Kháng sinh